cadence仿真带串容的差分线出现波形的漂移原因和解决办法

cadence仿真带串容的差分线出现波形的漂移原因和解决办法,第1张

onsky111问:
    在sigxp中,带串容的差分线仿真时会出现差分波形的漂移,请问谁知道为什么会这样?比如,不加串容,差分线会很好的对称,加了以后,差分线可能一高一低。

winworm答:
    是存在这样的情况,差分对中究竟是哪个高,哪个低,取决于第一个驱动波形时,哪个串联电容上先充上电,也就是这次充电,导致电容的初始状态不一样。如果把第一个驱动波形反相,则差分对的高、低会换位。
解决办法有两个:
    1、给定电容合适的初始电压值。
    2、仿真较长一段时间后,高、低波形趋于重合。


具体讨论请到http://www.pcbbbs.com/dispbbs.asp?boardID=4&ID=77063&page=1

欢迎分享,转载请注明来源:内存溢出

原文地址: https://www.outofmemory.cn/dianzi/2437061.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-03
下一篇 2022-08-03

发表评论

登录后才能评论

评论列表(0条)

保存