PADS里面怎么看多少个PIN?

PADS里面怎么看多少个PIN?,第1张

有几个焊盘数,就有几个PIN。

方法如下:点菜单File下Reports,

选择Statistics,点OK,

生成一报告,内有PIN(PAD)数量信息:

Drilledpads:

Undrilledpads:

Total:

1、鼠标设定:在Allegro视窗 layout时,每执行一个指令例:Add connect, Show element等鼠标会跳到option窗口,这样对layout造成不便。
控制面版>滑鼠之移动选项中,指到预设按钮(或智慧型移动):取消“在对话方块将滑鼠指标移到预设按钮”设置。
2、Allegro布局基本知识
a、摆放的方法:Edit –> move或mirror或rotate
b、关于电容滤波,当有大电容和小电容同时对一点滤波时,应该把从小电容拉出的线接到器件管脚。即靠近管脚的为最小的电容。
c、各层颜色设置:top –> 粉色;bottom –> 蓝色
3、查看线宽
Display----Element(右边Find里面只勾选Cline Segs),然后点击走线,在d出的信息里面可以看到 width 信息。
4、查看线长
Display----Element(右边Find里面只勾选Cline),然后点击走线,在d出的信息里面可以看到 CLINE length 信息。
5、Hilight时的两种不同的显示方式(实线和虚线)
在setup>user preferences>display中,勾上display_nohilitefont,则以实线显示,不勾则虚线显示,实线比较容易看清。
6、显示过孔焊盘轮廓
Setup->DesignParameters点击Display栏,选中右边的Display planted holes。
7、当我们要RENAME背面元件时不成功
选Edit/property,选中背面所有元件(FIND中选component),分配一个auto_rename属性,然后再rename一次。
8、定义某部分区域不能有测试点
在ManuFATuring/no_probe_bottom这层加上一块SHAPE则可当用Route/Testprep/create Probe来create这块区域的测试点时会失败,出现的提示为:Pin out of bounds。
9、CRTL键在Allegro中的使用。
在执行逐个多选指令像Hilight、其他命令之Temp Group时,按住CRTL键可以实现反向选择的功能,即执行Hilight时,按CRTL键时为Dehilight, 执行其他命令之Temp Group时按CRTL键为取消选择。
10、 Allegro 如何关闭铺铜(覆铜)shape的显示
Allegro 的shape 默认显示模式是通过 菜单 “Setup” -> “User Preferences…” ,然后在d出的 “User Preferences Editor” 用户配置窗口中选择 “Display” 选项下的 “shape_fill”, 勾选对应的选项即可实现 禁止铺铜显示还是显示铺铜边框功能。
11、更新封装
封装修改后,在allegro下palce--update symbols。在package symbol下选择要更新的封装。
注意勾选 update symbol padstacks、Ignore FIXED property。
12、约束规则的设置概要
a)约束的设置:setup –> constrains –> set standard values 可以设置线宽,线间距。间距包括:pin to pin、line to pin、line to line等
b)主要用spacing rule set 和 physical rule set
13、如何保护自己的Project。
Allegro142中Allegro Design Expert之Editor File>Properties选择Password 输入密码,再钩选Disable export of design data项,这样你的Project就不会被人盗用了。

完整步骤?你想累死人啊!
大体步骤:
布局:1、logic和layout全打开。各占半个屏幕,方便对照。
2、有元件位置要求的,先按要求布。
3、无位置要求按照logic的原理图,从上往下,从左到右布layout。
布线:1、先布重要的,如总线
2、布普通信号线
3、所有线布能后,优化,把电源线加粗。
修改参数:这个就多了。
1、最常用的就是栅格和线宽,包括显示栅格、设计栅格、最小线宽、默认线宽、最大线宽、线与线,线与过孔,线与元件,过孔与过孔,过孔与元件,元件与元件之间的间距。
2、过孔参数,如通孔,盲孔,埋孔。各层之间的过孔参数都可以不一样。
3、颜色设置,如各层元件和线的颜色,各网络的颜色。
4、高频信号的布线设置,线长的要求。
还有更多设置,建议买本书,或到比思(KGS)官网申请一套教程光盘。

1、设定边框,设定禁止布线区。
2、设定规则(线宽/线间距)
3、设定特殊电源和GND还有特殊net的线宽/线间距
4、如果有差分线,选定那个是差分线,设置规则
5、如果有高频线,设置线长等
总之,就是设定一大堆规则
6、自动/或手动布局
7、设置被保护的元器件,即自动布局不能随意移动
8、自动布线
最后,手动调整一下。

layout中:select net->选择需要设置的单根net->ctrl+Q->rules->Clearance->修改Recommended的线宽


欢迎分享,转载请注明来源:内存溢出

原文地址: http://www.outofmemory.cn/yw/13387808.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-07-26
下一篇 2023-07-26

发表评论

登录后才能评论

评论列表(0条)

保存